Similar presentations:
Энергонезависимая память. Оперативная память. Информационные выводы микросхем памяти
1.
ПамятьЭнергонезависимая память
• ПЗУ — постоянное запоминающее
устройство, ROM (Read Only Memory).
• ППЗУ — программируемое ПЗУ, PROM
(Programmable ROM).
Оперативная память
• ОЗУ — оперативное запоминающее
устройство, RAM — Random Access Memory
— память с произвольным доступом).
2.
Обозначения и единицы измерения1К — это 1024, то есть 210;
1М — это 1048576, то есть 220;
1Г — это 1073741824, то есть 230 .
1 Кбайт = 1024 байт, 1 Мбайт = 1024 Кбайт,
1 Гбайт = 1024 Мбайт и т.д.
64К х 8 означает, что память имеет 64К (65 536)
восьмиразрядных ячеек.
4М х 1 означает, что память имеет 4М (4 194 304)
одноразрядных ячеек.
3.
Информационные выводы микросхем памяти: ПЗУ (а),ОЗУ с двунаправленной шиной данных (б), ОЗУ с
раздельными шинами входных и выходных данных (в)
4.
32х8256х4
2Кх8
32Кх8
Примеры микросхем ППЗУ отечественного
производства
5.
Основные временные характеристикимикросхем ПЗУ
• Задержка выборки адреса памяти — время от
установки входного кода адреса до установки
выходного кода данных.
• Задержка выборки микросхемы — время от
установки активного разрешающего управляющего
сигнала CS до установки выходного кода данных
памяти. Задержка выборки микросхемы обычно в
несколько раз меньше задержки выборки адреса.
6.
Пример карты прошивки ПЗУ с организацией 256х8Адрес
0
10
20
30
40
50
60
70
80
90
A0
B0
C0
D0
E0
F0
0
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
1
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
2
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
3
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
4
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
5
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
6
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
7
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
8
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
9
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
A
FF
FF
FF
FF
FF
FF
FF
00
FF
FF
FF
FF
FF
FF
FF
FF
B
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
C
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
D
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
E
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
F
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
FF
7.
Уменьшение количества адресныхразрядов ПЗУ (из 2Кх8 делаем 512х8)
8.
Увеличение количества адресных разрядов ПЗУс помощью дешифратора
9.
Пример комбинационной схемы, заменяемой ПЗУ10.
Методы синхронизации выходных сигналов ПЗУс помощью сигнала CS (а)
и выходного регистра (б)
11.
Вычислитель квадратов входных чиселКарта прошивки ПЗУ-вычислителя квадратов
Адрес 0 1 2 3 4 5 6 7 8 9 A B C D E F
0
0 1 4 9 10 19 24 31 40 51 64 79 90 A9 C4 E1
XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX
10
12.
Дешифратор знакового семисегментногоиндикатора на ПЗУ
13.
Матричный знакогенератор на ПЗУ14.
Генератор последовательностей сигналов на ПЗУ15.
Вариант схемы генераторапоследовательности сигналов на ПЗУ
16.
Прошивка ПЗУ генератора последовательности сигналовТакт
Вых.6
(адрес)
0
0
1
0
2
0
3
0
4
0
5
0
6
0
7
0
8
0
9
0
A
0
B
0
C
0
D
0
E
0
F
0
10
0
11
0
12
0
13
1
Вых.5
Вых.4
Вых.3
Вых.2
Вых.1
Вых.0
0
0
0
0
0
1
0
1
1
1
1
1
1
0
1
0
0
0
0
0
1
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
1
1
Код
(данные)
1F
17
16
16
4
24
1
21
23
23
26
26
24
4
21
1
13
13
17
5F
17.
Вариант схемы генератора последовательностис 4-разрядным синхронным счетчиком ИЕ7
Карта прошивки ПЗУ
Адрес 0
0
1F
10
93
1
17
93
2
16
97
3
16
5F
4
4
ХХ
5
24
ХХ
6
1
ХХ
7
21
ХХ
8
23
ХХ
9
23
ХХ
A
26
ХХ
B
26
ХХ
C
24
ХХ
D
4
ХХ
E
21
ХХ
F
81
ХХ
18.
Структура микропрограммного автомата.Адреса перебираются в порядке, который
определяется прошивкой ПЗУ
(микропрограммой)
19.
Пример схемымикропрограммного автомата на ПЗУ
20.
Пример микропрограммы для схемымикропрограммного автомата на ПЗУ.
Любое изменение входных сигналов
приводит к переходу в карте прошивки на
другую строку.
Адрес
0
10
20
30
0
11
11
10
10
1
22
22
21
20
2
33
33
32
30
3
44
44
43
40
4
55
55
54
50
5
66
66
65
60
6
77
77
76
70
7
88
88
87
80
8
99
99
98
90
9
AA
55
A9
A0
A
BB
BB
BA
B0
B
CC
CC
CB
C0
C
DD
DD
DC
D0
D
EE
EE
ED
E0
E
FF
FF
FE
F0
F
00
00
0F
00
21.
Оперативная память (RAM)Статическая память:
Ячейка представляет собой регистр из
триггерных ячеек.
Динамическая память:
Информация хранится в виде заряда на
конденсаторах. Необходимость регулярной
регенерации ("Refresh") информации
(конденсаторы со временем разряжаются).
22.
1К х 164К х 1
1К х 4
32К х 8
Примеры микросхем статических ОЗУ
23.
Режимы работы оперативной памятиК155РУ7
Входы и выходы
-CS
1
0
0
0
-WR
Х
0
0
1
A0…A9
Х
Адрес
Адрес
Адрес
DI
Х
0
1
Х
Режим
работы
DO
3С
Хранение
3С
Запись 0
3С
Запись 1
Данные
Чтение
24.
Режимы работы оперативной памятиК541РУ2
Входы и выходы
-CS
1
0
0
-WR
Х
0
1
Режим
работы
A0…A9
D1 … D4
Х
3С
Хранение
Адрес
Входные данные
Запись
Адрес Выходные данные
Чтение
25.
Основные временные параметрыоперативной памяти:
• время выборки адреса (задержка между
изменением адреса и выдачей данных);
• время выборки микросхемы (задержка
выдачи данных по выставлению сигнала -CS);
• минимальная длительность сигнала записи
-WR;
• минимальная длительность сигнала –CS.
26.
Типичные временные диаграммызаписи в память (а)
и чтения из памяти (б)
27.
Объединение микросхем памятидля увеличения разрядности шины данных
28.
Объединение микросхем памятидля увеличения разрядности шины адреса
29.
1. ОЗУ с параллельным (произвольным)доступом
2. ОЗУ с последовательным доступом
• память типа "первым вошел - первым
вышел" (FIFO, First In - First Out);
• память магазинного, стекового типа,
работающая по принципу "последним
вошел - первым вышел" (LIFO, Last In - First
Out).
• память для хранения массивов данных.
30.
Функциональная схема памяти типа FIFO31.
Функциональная схема памяти типа LIFO32.
Временные диаграммыциклов записи (а)
и чтения (б)
для памяти типа LIFO
33.
Функциональная схема памятидля хранения массивов данных (FIFO)