Similar presentations:
Триггер. Сумматор. Многоразрядный сумматор
1.
Триггер. Сумматор. Многоразрядныйсумматор
Выполнил:
Ефремов Марк 10А
2.
СумматорСумматор — это электронная логическая схема, выполняющая суммирование двоичных чисел.
Многоразрядный двоичный сумматор, предназначенный для сложения много разрядных двоичных чисел,
представляет собой комбинацию одноразрядных сумматоров.
Что должен делать сумматор? Он должен последовательно, разряд за разрядом (начиная с конца), складывать «единицы» и
«нули» первого и второго слагаемого.
Одноразрядный двоичный сумматор есть устройство с тремя входами и двумя выходами.
Если требуется складывать двоичные слова длиной два и более бит, то можно использовать последовательное соединение
таких сумматоров.
3.
Действия сумматораЧто должен делать сумматор? Он должен последовательно, разряд за разрядом (начиная с конца),
складывать «единицы» и «нули» первого и второго слагаемого Причем здесь возможны такие четыре
варианта 0+0,1+0, 0+1 и 1+1 Первые три операции прекрасно выполнила бы одна схема ИЛИ в первом
случае на ее выходе не было бы сигнала, а во втором и третьем на выходе появлялся бы импульс И это как
раз соответствовало бы известным правилам сложения 0+0=0, 1+0=1 и 0+1=1
Что же касается четвертого сочетания слагаемых, 1 + 1, то схема ИЛИ, конечно, не годится под действием
двух одновременных импульсов на ее входах она дала бы один стандартный выходной импульс, что
соответствовало бы операции 1+1=1 А нам нужно, чтобы получилось 1+1=0 с переносом «единицы» в
следующий разряд .Здесь тоже все начинается со схемы ИЛИ - именно на ее вход одновременно подаются
импульсы обоих слагаемых Но с выхода ИЛИ они идут на выход «сумма» не сразу, а через элемент И1 Как
известно, схема И срабатывает только в том случае, если у нее на входе есть одновременно два сигнала,
И1, И2 .Это значит, что «единица» пройдет из ИЛИ через И1 на выход сумматора только в том случае, если
на вход И1 вместе с этой «единицей» придет второй сигнал, в данном случае от логического элемента НЕ
Посмотрим, в каких случаях это происходит
4.
ТриггерВажнейшей структурной единицей оперативной памяти компьютера, а также внутренних регистров
процессора является триггер. Это устройство позволяет запоминать, хранить и считывать информацию
(каждый триггер может хранить 1 бит информации). Термин "триггер" происходит от английского слова
trigger - защелка, спусковой крбчок. Для обозначения этой схемы в английском языке чаще употребляется
термин flip - flop, что в переводе охначает - хлопанье. Это звукопдрожательное название электронной схемы
указывает на ее способность почти мгновенно переходить (перебрасываться) из одного устойчивого
состояния в другое и наоборот.
Самый простой триггер – RS-триггер (R и S соответственно от английских слов reset - сброс и set установка). Такой триггер можно построить из двух логических элементов «ИЛИ» и двух элементов «НЕ» или
двух модулей "ИЛИ-НЕ".
5.
ТриггерВ обычном состоянии на входы триггера подан сигнал 0, и триггер хранит 0. Для записи 1 на вход S
(установочный) подается сигнал 1. Последовательно рассмотрев прохождение сигнала по анимированной
схеме, видим, что триггер переходит в это состояние и будет устойчиво находится в нем и после того, как
сигнал на входе S исчезнет. Триггер запомнил 1, то есть с выхода триггера Q можно считать 1. В этот
момент, повторное нажатие на кнопку, подающую единицу на установочный вход ничего не изменяет.
Для того чтобы сбросить информацию и подготовиться к приему новой, подается сигнал 1 на вход R (сброс),
после чего триггер возвратиться к исходному "нулевому" состоянию, что хорошо заметно на анимации. Если
в процессе демонстрации возникнет необходимость построить таблицу истинности работы логического
модуля "ИЛИ-НЕ"